FPGA正在掀起一場數(shù)字信號處理的變革。 《數(shù)字信號處理的FPGA實現(xiàn)(第4版)》旨在講解前端數(shù)字信號處理算法的高效實現(xiàn)。首先概述了當(dāng)前的FPGA技術(shù)、器件以及用于設(shè)計先進DSP系統(tǒng)的工具。 《數(shù)字信號處理的FPGA實現(xiàn)(第4版)》第1章的案例研究是40多個設(shè)計示例的基礎(chǔ)。隨后幾章闡述了計算機算法的概念、理論、FIR和IIR濾波器的實現(xiàn)、多抽樣率數(shù)字信號系統(tǒng)、DFT和FFT算法、未來很可能實現(xiàn)的高級算法以及自適應(yīng)濾波器等。每一章都包含練習(xí)。附錄中給出了Verilog源代碼和術(shù)語。 《數(shù)字信號處理的FPGA實現(xiàn)(第4版)》新增內(nèi)容: 超過10個使用VHDL和Verilog設(shè)計的新的系統(tǒng)級案例研究 新增一章專門介紹圖像和視頻處理 更新后的AlteraQuartus和全新的ModeISim仿真工具 XilinxAtlys板卡和ISIM仿真支持 有符號定點數(shù)和浮點數(shù)IEEE庫示例 概述并行全通IIR濾波器設(shè)計 CA和PCA系統(tǒng)級設(shè)計 MP3和ADPCM的語音和音頻編碼
|